A 0.026mm2 5.3mW 32-to-2000MHz Digital Fractional-N Phase Locked-Loop Using a Phase-Interpolating Phase-to-Digital Converter
Metadata only
Autor(in)
Alle anzeigen
Datum
2013Typ
- Conference Paper
ETH Bibliographie
no
Altmetrics
Publikationsstatus
publishedExterne Links
Buchtitel
2013 IEEE International Solid-State Circuits Conference Digest of Technical PapersSeiten / Artikelnummer
Verlag
IEEEKonferenz
Organisationseinheit
09647 - Jang, Taekwang / Jang, Taekwang
ETH Bibliographie
no
Altmetrics